單片機(jī)繼電保護(hù)測(cè)試儀系統(tǒng)的可靠性分析
由于單片機(jī)繼電保護(hù)測(cè)試儀控制系統(tǒng)應(yīng)用系統(tǒng)的工作環(huán)境往往是比較惡劣和復(fù)雜的,其應(yīng)用的可靠性、**性就成為一個(gè)非常突出的問(wèn)題。單片機(jī)控制系統(tǒng)應(yīng)用必須長(zhǎng)期穩(wěn)定、可靠地運(yùn)行,否則將導(dǎo)致控制誤差加大,嚴(yán)重時(shí)會(huì)使系統(tǒng)失靈,甚至造成巨大的損失。
影響單片機(jī)繼電保護(hù)測(cè)試儀控制系統(tǒng)應(yīng)用的可靠、**運(yùn)行的主要因素是來(lái)自系統(tǒng)內(nèi)部和外部的各種電氣干擾,以及系統(tǒng)結(jié)果設(shè)計(jì)、元器件選擇、安裝、制造工藝和外部環(huán)境條件等。這些因素對(duì)控制系統(tǒng)造成的干擾后果主要表現(xiàn)在下述幾個(gè)方面。
(1) 數(shù)據(jù)采集誤差加大。干擾侵入單片機(jī)控制系統(tǒng)測(cè)量單元模擬信號(hào)的輸入通道,疊加在有用信號(hào)之上,會(huì)使數(shù)據(jù)采集誤差加大,特別是當(dāng)傳感器輸出弱信號(hào)時(shí)干擾更加嚴(yán)重。
(2) 控制狀態(tài)失靈。微機(jī)輸出的控制信號(hào)常依賴某些條件的狀態(tài)輸入信號(hào)和這些信號(hào)的邏輯處理結(jié)果。若這些輸入的狀態(tài)信號(hào)受到干擾,引入虛假狀態(tài)信號(hào),將導(dǎo)致輸出控制誤差加大,甚至控制失常。
(3) 數(shù)據(jù)受干擾發(fā)生變化。單片機(jī)控制系統(tǒng)中,由于RAM存儲(chǔ)器是可以讀/寫的,故在干擾的侵害下,RAM中的數(shù)據(jù)有可能被竄改。在單片微機(jī)系統(tǒng)中,程序及表格、常數(shù)存于程序存儲(chǔ)器中,避免了這些數(shù)據(jù)受到干擾破壞,但對(duì)于內(nèi)RAM、外擴(kuò)RAM中的數(shù)據(jù)都有可能受到外界干擾而變化。根據(jù)干擾竄入的途徑、受干擾數(shù)據(jù)的性質(zhì)不同,系統(tǒng)受損壞的情況也不同.有的造成數(shù)據(jù)誤差.有的使控制失靈,有的改變程序狀態(tài),有的改變某些部件(如定時(shí)器/計(jì)數(shù)器,串行口等)的工作狀態(tài)等。
(4) 程序運(yùn)行失常。單片機(jī)控制系統(tǒng)中程序計(jì)數(shù)器的正常工作,是系統(tǒng)維持程序正常運(yùn)行的關(guān)鍵所在。如果外界干擾導(dǎo)致計(jì)數(shù)器的值改變,破壞了程序的正常運(yùn)行。由于受到干擾后計(jì)數(shù)器的值是隨機(jī)的,因而導(dǎo)致程序混亂。通常的情況是程序?qū)?zhí)行一系列毫無(wú)意義的指令,*后進(jìn)入"死循環(huán)",這將使輸出嚴(yán)重混亂或系統(tǒng)失靈。
2.繼電保護(hù)測(cè)試儀系統(tǒng)可靠性設(shè)計(jì)的分析和方法
單片機(jī)控制系統(tǒng)應(yīng)用的可靠性技術(shù)涉及到生產(chǎn)過(guò)程的方方面面,不僅與設(shè)計(jì)、制造、檢驗(yàn)、安裝、維護(hù)有關(guān),還與生產(chǎn)管理、質(zhì)量監(jiān)控體系、使用人員的專業(yè)水平與素質(zhì)有關(guān)。這里主要是從技術(shù)角度分析提高系統(tǒng)可靠性的*常用方法。
導(dǎo)致系統(tǒng)運(yùn)行不穩(wěn)定的內(nèi)部因素主要有以下三點(diǎn):
(1) 元器件本身的性能與可靠性。元器件是組成系統(tǒng)的基本單元,其特性好壞與穩(wěn)定性直接影響整系統(tǒng)性能與可靠性。因此,在可靠性設(shè)計(jì)當(dāng)中,首要的工作是精選元器件,使其在長(zhǎng)期穩(wěn)定性、精度等級(jí)方面滿足要求。隨著微電子技術(shù)的發(fā)展,電子元器件的可靠性不斷提高,現(xiàn)在小功率晶體管及中小規(guī)模IC芯片的實(shí)際故障大約為10×10-9/h。這為提高系統(tǒng)性能與可靠性提供了很好的基礎(chǔ)。
(2) 系統(tǒng)結(jié)構(gòu)設(shè)計(jì)。包括硬件電路結(jié)構(gòu)和運(yùn)行軟件設(shè)計(jì)。電路設(shè)計(jì)中要求元器件或線路布局合理以消除元器件之間的電磁耦合相互干擾,優(yōu)化的電路設(shè)計(jì)也可以消除或削弱外部干擾對(duì)整個(gè)系統(tǒng)的影響,如去耦電路、平衡電路等。同時(shí)也可以采用冗余結(jié)構(gòu),也稱容錯(cuò)技術(shù)或故障掩蓋技術(shù),它是通過(guò)增加完成同一功能的并聯(lián)或備用單元〔包括硬件單元或軟件單元〕數(shù)目來(lái)提高系統(tǒng)可靠性的一種設(shè)計(jì)方法。當(dāng)某些元器件發(fā)生故障時(shí)也不影響整個(gè)系統(tǒng)的運(yùn)行。對(duì)于消減外部電磁干擾,可采用電磁兼容設(shè)計(jì),目的是提高單片機(jī)系統(tǒng)在電磁環(huán)境中的適應(yīng)性,即能保持完成規(guī)定功能的能力。常用的抗電磁干擾的硬件措施有濾波技術(shù)、去耦電路、屏蔽技術(shù)、接地技術(shù)等。